Modul 1 Tugas Pendahuluan 1 Praktikum Sistem Digital





1. Kondisi[kembali]
    Percobaan 1 Kondisi 3

        Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang AND dengan 2 input dan 3 input, kemudian gerbang OR dengan 2 dan 4 input, kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.


2. Gambar Rangkaian Simulasi[kembali]




3. Video Simulasi[kembali]



4. Prinsip Kerja Rangkaian[kembali]

Ketika saklar 1 on, vcc akan mengalirkan arus akan berlogika 1 sehingga masuk ke kaki input pertama dari gerbang and yang dua input atau U1:A. Selanjutnya dari gerbang ini untuk input keduanya itu masuk dari saklar ketiga yang juga berlogika 1 karena vcc nya tersambung dengan saklar. Dalam gerbang and menggunakan prinsip perkalian, sehingga dari input nya tadi sama sama berlogika 1 sehingga 1x1 akan menghasilkan 1, maka outpit dari gerbang and yang pertama adalah 1. Dilanjutkan ke gerbang and yang kedua dimana gerbang nya memiliki 3 input, input yang pertama berasal dari saklar yang pertama yang tersambung dengan vcc sehingga berlogika 1, input yang kedua berasal dari saklar yang kedua juga tersambung dengan vcc sehingga berlogika 1, dan input yang ketiga berasal dari saklar ketiga yang tersambung dengan vcc sehingga berlogika 1, maka dalam gerbang and yang kedua memiliki input semuanya 1, kembali dengan konsep gerbang and yang menggunakan perkalian. Dengan input semua 1 sehingga output nya adalah 1x1x1 yaitu 1. Dilanjutkan ke gerbang and yang ke tiga dimana untuk inputnya didapat dari saklar 1 dan saklar 3 yang sama sama ber logika 1 sehingga dengan prinsip gerbang and perkalian untuk mendapatkan outputnya maka 1x1 adalah 1.

Selanjutnya, output dari gerbang and yang pertama akan menjadi input yaitu 1 untuk gerbang or yang memiliki 2 input, untuk input yang keduanya didapat dari output pada gerbang and yang kedua yang berlogika 1, dalam gerbang or menggunakan prinsip penjumlahan sehingga output dari gerbang or yang pertama adalah 1+1 = 1. Lanjut ke gerbang or yang kedua dengan 4 input, input yang pertama didapat dari output gerbang and yang pertama dengan logika 1, input yang kedua didapat dari output gerbang and yang kedua dengan logika 1,input yang ketiga dan keempat didapat dari output gerbang and yang ketiga dengan logika 1 juga, sehingga output nya dengan mengikuti aturan gerbang or penjumlahan outputnya akan menjadi 1+1+1+1 yaitu 1.

Output dari ke dua gerbang or akan menjadi input untuk gerbang xor, Prinsip gerbang xor sendiri adalah dengan memperhitungkan jumlah input nya sendiri, jika jumlah input nya ganjil akan menghasilkan output 1 sedangkan jika jumlah output nya genap akan menghasilkan output 0, dengan kasus ini input nya adalah 1 dan 1 sehingga total nya adalah 2, maka output yang dihasilkan gerbang xor nya adalah 0. Output dari xor ini diteruskan menuju gerbang xnor, dengan input satunya lagi berasal dari output gerbang and yang pertama. Sehingga dengan input 1 dan 0 untuk prinsip xnor sendiri adalah kebalikan dari xor, pada kasus ini total input nya adalah 1 jika pada gerbang xor harusnya akan menghasilkan output 1 namun jika xnor akan menghasilkan output 0 seperti yang terlihat pada logic probe pada rangkaian



5. Link Download[kembali]

Tidak ada komentar:

Posting Komentar